日韩在线免费播放-日韩在线免费av-日韩在线免费-日韩在线毛片-国产高清不卡视频-国产高清不卡

當前位置:首頁 > 嵌入式培訓 > 嵌入式學習 > 講師博文 > 基于FPGA的SOPC的幾個概念

基于FPGA的SOPC的幾個概念 時間:2018-09-20      來源:未知

1、SOC(System On Chip)

a):片上系統,單片上集成系統級、多元化的大功能模塊,構成一個能夠處理各種信息的集成系統 b):集成了許多功能模塊的微處理器核的單芯片電路系統。

c):可以大大縮小系統所占的面積,提高系統的性能和健壯性。

d):已嵌入式系統為核心,集軟硬于一體,并追求高的集成度,是電子系統設計發展的必然趨勢和終目標。

e):由硬件和軟件協同完成

2、SOPC(System On a Programmable Chip)

a):片上可編程系統,是Altera公司提出來的一種靈活的,高效的SOC解決方案,它將處理器、存儲器(ROM、RAM等)、總線和總線控制器、IO口、DSP、鎖相環等集成到一片FPGA中。它具有靈活的設計方式,可裁剪,可擴充,可升級,并具備軟硬件在系統可編程功能。

3、IP核 (Intellectual Property核)

a):IP即知識產權,SOC和SOPC在設計上都是以集成電路IP核為基礎,集成電路IP經過預先設計、驗證,符合產業界普遍認同的設計規范和設計標準,并具有相對獨立并可以重復利用的電路模塊或子系統,如CPU、運算器等

b):集成電路IP模塊具有知識含量高、占用芯片面積小、運行速度快、功耗低、可重用性等特點 c):美國Dataquest公司將半導體產業的IP定義為用于ASIC、ASSP和PLD等當中,并且是預先設計好的電路模塊

d):IP核模塊有行為級(Behavior)、結構級(Structure)和物理級(Physical),對應描述功能的不同分為三類:

i.:軟核(Soft IP Core):HDL文本形式提交用戶,經過RTL級設計優化和功能驗證,但其中不含具體的物理信息;也稱虛擬組件(Virtual Compont,VC)

ii.:固核(Fire IP Core );介于軟核和硬核之間,完成門級電路綜合和時序仿真等設計環節,以門級網表的形式提交給用戶

iii.:硬核(Hard IP Core );基于半導體工藝的物理設計,已有固定的拓撲布局和具體工藝,并已經過工藝驗證,具有可保證的性能

 
 

上一篇:關于FPGA學習的幾個問題

下一篇:關于技術的掌握:萬變不離其宗

熱點文章推薦
華清學員就業榜單
高薪學員經驗分享
熱點新聞推薦
前臺專線:010-82525158 企業培訓洽談專線:010-82525379 院校合作洽談專線:010-82525379 Copyright © 2004-2022 北京華清遠見科技集團有限公司 版權所有 ,京ICP備16055225號-5京公海網安備11010802025203號

回到頂部

主站蜘蛛池模板: 电影终结之战 电影| 小绵羊男星是谁| 卢昱晓电视剧| 摇曳庄的幽奈小姐| 美女中刀| 鬼龙院花子的一生| 拔萝卜电影版| 绿门背后| 都市频道节目表今天| 金珠韩国电影| 保镖电影大全免费| 喜羊羊电影| angela white电影| 迪卡娅电影| 女孩们在线观看| 宋晓飞| 潘雨辰主演的电视剧大全| 乔治克鲁尼个人资料| 秀人网周妍希| 心跳影视| 协议过户什么意思| 黄太子| av电影网| 《韩国小姐》| 火花 电影| 尹雪喜演的全部电影| 男士血压标准对照表| | 工业硫酸| 赖小子| 荒山之夜| 解决问题五上数学| 小野惠令奈| 理发师的情人电影| 奔向所有时空的你电视剧在线观看| 密探| 成人在线播放网站| 搜狐手机网首页新闻| 男人不可以穷演员表| 散文诗二首批注| 爷爷的爷爷怎么称呼|